CS2000ファミリー

クロック生成および逓倍/ジッター低減ソリューション

クロック・ジェネレータと、クロック・マルチプライア/ジッタ低減クロック周波数シンセサイザー(クリーン・アップ)の両方を備えたCS2000は、シーラス・ロジックがクロックIC市場に新たに投入した強力な製品ファミリです。CS2000は、独自のハイブリッド・アナログ/デジタルPLL(Phase Lock Loop)をベースとし、クロック生成と逓倍/ジッタ低減に伴う複雑な課題を解消する独創的なソリューションをシステム設計者に提供します。

CS2000ファミリーの各製品は、制御方法とハードウェア・モード構成によって区別されています。CS2000-CPは、I²C® / SPI™コントロール・ポートを介して制御され、CS2000のフル機能をサポートしています。CS2000-OTPは、3つのモード・ピンを介し、ハードウェア・モードで制御されます。選択可能な8つのモードの機能はユーザーが定義でき、ワンタイム・プログラマブル機能を介して構成されます。

CS2xxxは、CS2000をベースに日々成長している製品ファミリーであり、一般的なシステム要件をサポートするように構成されています。お客様ごとの要件を反映したCS2000の工場出荷時構成については、シーラス・ロジックにお問い合わせください。

詳細閉じる

ドキュメンテーション

  • 高性能アナログ/デジタルPLL
  • クロック・マルチプライア/ジッタ低減
    • 揺らぎや途切れの多い50 Hz~30 MHzのクロック源から低ジッタの6~75 MHzの出力クロックを生成
  • クロック生成/周波数合成
    • 8~75 MHzの基準クロックを基に低ジッタの6~75 MHzのクロックを生成
  • きわめて正確なPLL逓倍率
    • 誤差1 PPM未満
  • フレキシブル・コントロール・オプション
    • ハードウェア・モードのワンタイム・プログラマブル構成
    • I²C® / SPI™コントロール・ポート
  • 構成可能な補助出力
    • バッファ付き基準クロック
    • PLLロック・インジケーション
    • 二次PLL出力
    • バッファ付きバージョンのCLK_IN
  • フレキシブルな基準クロック源
    • 外部オシレータまたはクロック源
    • 低コストの内部水晶振動子をサポート
  • 基板の省スペース化
    • 外部のアナログ・ループ・フィルタ・コンポーネントが不要
    • 10ピンMSOPパッケージ
  • CS2300は基準クロック用に内部LCOを装備
  • CS2200はクロック生成機能を装備するCS2000のサブセット
  • CS2100はクロック逓倍機能を装備するCS2000のサブセット

関連資料

デザイン・リソース

ツールとソフトウェア

CS2000ファミリー - 関連ニュース

Part Host Interface One-Time- Programmable Frequency Synth/ Clock Generator Clock Multiplier/ Jitter Remover Power Supply (V) Input Frequency Range Reference Frequency Range Output Frequency Range Package
CS2000 (CS2000-CP) (CS2000-OTP) 3.3 50 Hz to 30 MHz 8 to 56 MHz 6 to 75 MHz 10 MSOP
CS2100 (CS2100-CP) (CS2100-OTP) 3.3 50 Hz to 30 MHz 8 to 75 MHz 6 to 75 MHz 10 MSOP
CS2200 (CS2200-CP) (CS2200-OTP) 3.3 8 to 56 MHz 6 to 75 MHz 10 MSOP
CS2300 (CS2300-CP) (CS2300-OTP) 3.3 50 Hz to 30 MHz Internally Generated 6 to 75 MHz 10 MSOP
Contact Sales and Support
閉じる

の検索結果 "Unknown"

検索結果 1-10 of 0
Page: 12345678910